尊敬的客户:为给您持续提供一对一优质服务,即日起,元器件订单实付商品金额<300元时,该笔订单按2元/SKU加收服务费,感谢您的关注与支持!
    首页产品索引AD9548

    AD9548

    购买收藏
    4/8路输入的网络时钟发生器/同步器

    制造商:ADI/AD

    中文数据手册

    产品信息

    优势和特点

      在保持(holdover)模式下支持Stratum 2稳定性

      支持具有相位外建的基准转换

      支持无中断基准转换

      自动/手动保持(holdover)和基准转换

      4对基准输入引脚,每对皆可配置成单路差分输入或2路独立单端输入

      输入基准频率从1Hz至750MHz

      基准验证和频率监控(1ppm)

      可编程输入基准转换优先级

      欲了解更多特性,请参考数据手册。

    产品详情

    AD9548可为包括同步光纤网络(SONET/SDH)在内的许多系统提供同步。它可以产生一个与高达四个差分或者八个单端外部输入基准之一同步的输出时钟。数字PLL能减少与外部基准有关的输入时间抖动或者相位噪声。即使当所有基准发生故障,AD9548仍能够利用数控环路和保持(holdover)电路连续产生有效的、干净的(低抖动)输出时钟。

    AD9548可工作于-40°C至+85°C的工业温度范围。

    应用-网络同步-基准时钟抖动清除-GPS 1 每秒脉冲数同步-SONET/SDH时钟,直到OC-192,包括前向纠错(FEC) -Stratum 2保持(holdover),抖动清除,及相位瞬变控制-Stratum 3/3E 基准时钟-无线基站,控制器-有线基础设施-数据通信

    电路图、引脚图和封装图

    在线购买

    型号制造商描述购买
    AD9548BCPZ-REEL7-- 立即购买
    AD9548BCPZ-- 立即购买

    技术资料

    标题类型大小(KB)下载
    AN-1079: 确定AD9548系统时钟低环路带宽应用中的最大容许频率漂移速率 (Rev. 0)PDF691 点击下载
    AN-1061: Behavior of the AD9548 Phase and Frequency Lock Detectors in the Presence of Random Jitter (Rev. 0)PDF470 点击下载
    AN-1064: Understanding the Input Reference Monitors of the AD9548 (Rev. 0)PDF155 点击下载
    AN-1064:了解AD9548的输入基准监控器 (Rev. 0)PDF317 点击下载
    AN-1061:存在随机抖动时鉴频鉴相器AD9548的特性 (Rev. 0)PDF482 点击下载
    AN-1002: The AD9548 as a GPS Disciplined Stratum 2 Clock (Rev. 0)PDF157 点击下载
    AN-1002: AD9548用作GPS可驯Stratum 2时钟 (Rev. 0)PDF848 点击下载
    UG-639: Evaluating the AD9547 and AD9548 Digital PLL Clock SynthesizersPDF931 点击下载

    应用案例更多案例

    系列产品索引查看所有产品

    ADV601LCAD8566ADR381ADAV801
    ADG1204AD9530AD9517-0ADM6315
    ADP1870ADF4602ADM12914AD9788
    ADDI7100ADM2582EAD7617ADP2384
    ADS8326AD5170AD7863ADP3300
    Copyright ©2012-2024 hqchip.com.All Rights Reserved 粤ICP备14022951号工商网监认证 工商网监 营业执照