尊敬的客户:为给您持续提供一对一优质服务,即日起,元器件订单实付商品金额<300元时,该笔订单按2元/SKU加收服务费,感谢您的关注与支持!
    首页产品索引AD9517-2

    AD9517-2

    购买收藏
    12路输出时钟发生器,集成2.2 GHz VCO

    制造商:ADI/AD

    中文数据手册

    产品信息

    优势和特点

      低相位噪声、锁相环片内VCO的调谐频率范围为2.05 GHz至2.33 GHz可选外部VCO/VCXO,最高达2.4 GHz1路差分或2路单端基准输入参考监控功能

      2对1.6 GHz LVPECL输出每对输出共用1至32分频器和粗调相位延迟加性输出抖动:225 fS 均方根值通道间偏斜成对输出小于10 ps

      2对800 MHz LVDS时钟输出每对输出共用两个1至32级联分频器和粗调相位延迟加性输出抖动:275 fS rms可以精调每路LVDS输出的延迟(Δt)

      可以将每路LVDS输出重新配置为两路250MHz CMOS输出

      上电时所有输出自动同步

      欲了解更多特性,请参考数据手册

    产品详情

    AD9517-21提供多路输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为2.05 GHz至2.33 GHz。也可以使用高达2.4 GHz的外部VCO/VCXO。AD9517-2具有出色的低抖动和相位噪声特性,可极大地提升数据转换器的性能,并且也有利于其它相位噪声和抖动要求严苛的应用。AD9517-2具有四路LVPECL输出(分为两对)和四路LVDS输出(分为两对)。可以将每路LVDS输出重新配置为两路CMOS输出。LVPECL输出的工作频率达1.6 GHz,LVDS输出的工作频率达800 MHz,CMOS输出的工作频率达250 MHz。对于需要额外输出的应用,可使用AD9520和AD9522,二者具有晶振基准电压输入、零延迟或用于启动时自动配置的EEPROM。此外,AD9516和AD9518特性与AD9517相似,但输出组合不同。每对输出均有分频器,其分频比和粗调延迟(或相位)均可以设置。LVPECL输出的分频范围为1至32。LVDS/CMOS输出的分频范围最高可达1024。AD9517-2提供48引脚LFCSP封装,可以采用3.3 V单电源供电。将电荷泵电源(VCP)与5V电压相连时,可以使用外部VCO,它需要更宽的电压范围。独立的LVPECL电源可以为2.5 V至3.3 V(标称值)。AD9517-2的额定工作温度范围为−40°C至+85°C工业温度范围。应用

      低抖动、低相位噪声时钟分配

      10/40/100 Gb/s网络线路卡,包括SONET、同步以太网、OTU2/3/4

      前向纠错(G.710)

      为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟

      高性能无线收发器

      自动测试设备(ATE)和高性能仪器仪表

    1AD9517泛指AD9517系列的所有器件。但是,使用AD9517-2时,它仅指AD9517系列的该特定器件。

    电路图、引脚图和封装图

    在线购买

    型号制造商描述购买
    AD9517-2BCPZ-- 立即购买
    AD9517-2ABCPZ-RL7-- 立即购买
    AD9517-2ABCPZ-- 立即购买
    AD9517-2BCPZ-REEL7-- 立即购买

    技术资料

    标题类型大小(KB)下载
    AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B)PDF1423 点击下载
    AN-501: Aperture Uncertainty and ADC System Performance (Rev. A)PDF227 点击下载
    AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter (Rev. 0)PDF291 点击下载
    AN-769: Generating Multiple Clock Outputs from the AD9540 (Rev. 0)PDF130 点击下载
    AN-939: Super-Nyquist Operation of the AD9912 Yields a High RF Output Signal (Rev. 0)PDF221 点击下载
    AN-837: DDS-Based Clock Jitter Performance vs. DAC Reconstruction Filter Performance (Rev. 0)PDF313 点击下载
    AN-823: Direct Digital Synthesizers in Clocking Applications Time (Rev. 0)PDF115 点击下载
    AN-927: Determining if a Spur is Related to the DDS/DAC or to Some Other Source (For Example, Switching Supplies) (Rev. 0)PDF170 点击下载

    应用案例更多案例

    系列产品索引查看所有产品

    AD8223AD6624AADN2913AD9554
    AD8184ADG438FADUM1210ATA663231
    ADN2841AD5732ADG704ADL5726
    AD7944ADSP-SC589AD7616-PATA6614Q
    AD8148ADG1422ADAU1979ADA4637-1
    Copyright ©2012-2024 hqchip.com.All Rights Reserved 粤ICP备14022951号工商网监认证 工商网监 营业执照