0
问答首页 最新问题 热门问题 等待回答标签广场
我要提问

帮忙看看为什么要这样子做?




晶振输出端为什么要接一个mark为RB的芯片延时2.5ns再给目标IC的CLK?
提问者:luwan 地点:- 浏览次数:8557 提问时间:02-11 09:26
我有更好的答案
提 交
12条回答
ziqiangya 02-14 19:23
可以查查晶振,RB芯片以及目标IC的电气特性参数,找找线索。也很有可能是没必要的东西。
25M时钟的周期是40ns,你是怎么知道延时25ns的?
nnbbbbb 02-19 09:37
mark为RB的芯片延时25ns ??这是什么芯片,楼主可否提供一下型号?
48K栓 02-19 17:27
RB 你怎么知道延时25ns 我猜 RB这个芯片是个sot23-5封装的非门
目的是调整时钟波形 增加驱动能力,也许后端多个芯片公用一个时钟
wlyc1 02-20 03:44
如果作为后面多个时钟源输入的话应该是增加驱动的。
testd001xx 02-19 21:59
U101是啥东西来的呢?帮你顶一下
wlyc1 02-12 02:02
嗯 俺也有点好奇U101到底是何方神圣 :lol
shuqingli 02-19 20:07
通信电路里这样用的多了……增强扇出能力的
一般是先有一个全功能的demo,然后根据各个客户的需求切掉这块切掉那块……而这种产品毛利高,一般不会像消费品那样电阻都要抠的
nvywerwer 02-17 02:38
RB用于晶振波形整形的吧,让他的边缘变得更抖?
胡政鹏测试_12 02-16 19:09
很像74LVC1G04
vuywsdfwf 02-16 13:34
同意 jjjyufan
tuiming817 02-20 06:55
同意15楼意见!
nuwejfwer 02-14 21:43
确实不可能是什么延迟器件,应该是门电路,用于增加驱动能力和对晶振输出整形,门电路本身则具有传输延迟。
撰写答案
提 交
1 / 3
1 / 3